Semiconductor Portal

» セミコンポータルによる分析 » 噞分析

Samsung、32Gビット DRAM開発で、実∨,12nm級と表現

Samsung Electronicsが12nm級の微細化\術を使って32GビットDDR5 DRAMを開発した。実∨,12nmという表現を半導メーカーがしたことはこれが初めて。これまでメモリメーカーは20nm以下のプロセスを1x nm、1y nm、1z nm、1α nm、1β nm、1γ nm、と1〜2nmずつ刻んできた。ロジックメーカーは、14/16nmプロセスから10nm、7nm、5nm、4nm、3nmと}んできたが、実∨,14〜13nmでVまったままだ。

DDR5

図1 Samsungが開発した32GビットDDR5 DRAM  出Z: Samsung Electronics


これまでロジックでは14/16nmプロセスから実∨,判jきくかけ`れてきた。数QiにはIntelの10nmプロセスとTSMCの7nmプロセスとはほぼ等しい、と言われていた。しかし、どちらも確な∨,鯢集修靴討い覆ぁ10nm辺りから、単位C積当たりのトランジスタ数で微細化を表現するようになってきたからだ。単位C積当たりのトランジスタ数ではTSMCの7nmプロセスとIntelの10nmプロセスはほぼ同じなのである。

微細化がVまった最jの理yは、]チャンネル効果でプレーナトランジスタのゲート長が限cに来ており、さらに配線幅と配線間隔も10nm以下の∨,髻▲螢愁哀薀侫6\術を使って確に切れなくなってきたからだ。MOSトランジスタはFinFETやGAA(Gate All Around)構]でリーク電流を抑えるようになったが、配線幅と間隔は微細化に官できなくなった。Micronが1βnmプロセスのDRAM開発を昨Q11月のオンライン記v説会で発表した時(参考@料1)、筆vは瑤蕕鶸蕕靴1βとは何nmかと問してみた。Micronは13nm以下、と答えている。

半導の微細化の進化は22nmまではほぼ配線幅と配線間隔を2/3ずつ微細化することでチップC積の\加も加味して集積度を2倍に屬欧討た。このため、微細化の進化とムーアの法Г箸脇厭kされるようになってきた。しかし、ムーアの法Г蓮⌒kつの集積v路チップに集積されるトランジスタ数は18〜24カ月ごとに倍\していく、という定Iであり、微細化とは直接関係なかった。

ところが、SPI会^限定セミナー「TSMC研|」で紹介したように(参考@料2)、配線幅と配線間隔で表現されていたスケーリングГ鬟螢縫▲好院璽螢鵐阿扉}び、C積当たりのトランジスタ数で表現することをエリアスケーリングと}ぶようになってきた。TSMCと常にk緒に歩んできたファブレスメモリ企業Etron TechnologyのCEOであるNicky Luは、「TSMCはリニアスケーリングからエリアスケーリングをとるように変わった」、と「KIT/Symetrix International Symposium 2022」(参考@料3)の講演の中で述べている。

TSMCをはじめとする「半導]」メーカーが20nm以下のプロセスを実∨,派集修垢襪函▲瓮皀蠅皀蹈献奪もテクノロジーの進化が進んでいないように見えてしまう。このため、メモリメーカーは、20nmから19〜18nmに々圓垢襪1x nmプロセスと表現し、ロジックメーカーは14/16nmから10nmや7nmと表現した。まるで微細化テクノロジーがずっといているように見える。だからTSMCは実∨,鬲して言わなかった。エリアスケーリングでさえ、TSMCはデンシティスケーリング(Density Scaling)と表現したり、IntelやimecなどはDTCO(Design Technology Co-optimization:設とプロセスの同時最適化)と表現してきた。

今vはじめてSamsungは実∨,12nm級メモリと表現した。もはや、1γ nmまでやってきた以屐⊆∨,鮟个気兇襪鰓uなくなったためであろう。

さて、Samsungは微細化によってメモリの集積度を32Gビットと倍\させたことで、開発したDRAMモジュールは、ダイ(Bのチップ)を積み_ねる層数が半分で済むようになり、厄介なTSV(Through Silicon Via)プロセスを使わずに済んだという。これにより消J電を10%削できたとしている。12nm∨,涼成に使ったリソグラフィがEUVかArF]浸マルチパターニングかについてはらかにしていない。

しかも微細化\術で集積度を倍\できたことから1TBのメモリモジュールのOが開けたとしている。1TBのj容量だと收AI向けのj容量メモリとしてAIスーパーコンピュータに使えるだけではなく、クラウドビジネスを行うデータセンターでの並`演Q処理などを高]化する要求にも応えられるようになる。量凮始は2023Qを予定している。

参考@料
1. 「Micron、1β nmノードの64GビットのDDR5x-DRAMをサンプル出荷」、セミコンポータル (2022/11/08)
2. 「【動画】TSMC研|〜会^限定Free Webinar(9/28)」、セミコンポータル (2022/10/04)
3. "CeRAM: Correlated Electron Memory", KIT/Symerix International Symposium (2022/08/25)

(2023/09/05)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢溺繁邦寔謹18谷頭18娼瞳| 翆翆供穃縱態侘鍔崢| 冉巖忽恢撹繁消消忝栽当当強只3d| 娼瞳消消消消消涙鷹嶄猟忖鳥匯曝| 忽恢岱鷹娼瞳匯曝屈曝眉曝膨寒| jizz來天胆2| 忽坪富絃裕繁娼瞳篇撞窒継| 匯曝屈曝眉曝壓瀉盞儿杰簡啼| 晩晩荷爺爺荷匚匚荷| 忽恢窒継消消娼瞳兢兢| 2021爺爺孤| 壓瀛啼1触屈触眉触| 匯雫頭窒継利嫋| 天胆晩昆壓濆杰簡啼| 低峡議忽恢篇撞| 胆忽塀鋤蕊23| 忽恢嶄猟忖鳥及匯匈| 仔弼利嫋壓瀉盞| 晩云匯曝屈曝眉曝娼瞳篇撞| 冉巖a‥娼瞳匯曝屈曝眉曝和墮| 天胆忝栽芙曝忽恢| 繁繁曇繁繁壽繁繁訪階麟| 娼瞳忽恢匯曝屈曝眉曝消| 忽恢娼瞳冉巖娼瞳楳楳楳| 99娼瞳犯宸戦峪嗤娼瞳| 右右嘉眉功返峺遊祥物撹宸劔| 嶄猟忖鳥晩昆填填填| 晩云繁嚥菜繁videos狼双| 消消楳楳課圻冉巖av涙鷹| 天胆某沃匯曝屈曝眉曝| 窒継瓜仔利嫋壓鉱心| 襖謹勸潤丗消消| 忽恢胆溺篇撞窒継心利嫋| ass晩云母絃寄畠pic| 溺繁谷頭a雫寄僥谷頭窒継| 匯云寄祇秉狂瀁緤啼app| 撹繁谷頭18溺繁谷頭窒継篇撞隆| 消消99娼瞳消消消消消消勸翌| 晩云涙宅窒継匯屈曝| 消消娼瞳匯曝屈曝眉曝av| 晩昆娼瞳触屈触3触膨触|