Semiconductor Portal

» セミコンポータルによる分析 » \術分析

不況けを見据えながら、低コストで長をに出すFPGA・ASICメーカー

今vの経済不況で比較的aの浅かったFPGAメーカーが不況けを見据え、少ないコスト/リソースで次の新しいx場開にT欲を見せている。FPGAメーカートップのXilinxは、リファレンスデザインプラットフォームに載せたVertex-6のサンプル出荷を始めた。AlteraやActel、新参のSiliconBlue Technologies社などはそれぞれの異性を擇し、ニッチx場を形成すると同時に、ASICメーカーの湾Global Unichipも設\術を_に成長路線をWく。

Xilinxは、異なる応分野でも共通の開発基礎となるターゲットデザインプラットフォームを今Qの2月に発表したが、そのデザインプラットフォームに載せるFPGAである、Spartan-6とVirtex-6のうち、Virtex-6をサンプル出荷し始めたことをこのほど発表した。Spartan-6はすでに2月にサンプル出荷を開始していた。これにより45nm/40nmノードのVirtex-6を設できるようになる。

XilinxのVincent Ratford

XilinxのVincent Ratford


Virtex-6の最初のは、Virtex-6 LX240Tという200万ゲート模のFPGAである。これを作ったのは、「ASICの70%が200万ゲート模だからだ」と同社シニアバイスプレジデントのVincent Ratfordは言う。ただ、このFPGAが_要なのは、ターゲットデザインプラットフォームを使えるからである。「ここ数Q顧客から言われていることは、IPやソフトウエア、ボードなしのテクノロジーなど欲しくはない、ということだ。顧客はシリコンではなくもっと複雑なソリューションを求めている」と同は喞瓦垢襦だからこそ、顧客の絶え間ない要求に応えるためにB型の開発プラットフォームを構築した。

「単に200万ゲートのFPGAでさえ不科。価格や消J電、要なIP、設}法にこれまでの互換性があるかどうか、なども要だ。Virtex-6とこのプラットフォームがあれば1000Pの設のチャンスがある」としている。に、この経済不況のもとでは少ないR&Dコストでソリューションを作り屬欧襪海箸_要になる。ターゲットデザインプラットフォームはこの要求にぴったりのツールとなる、としている。このプラットフォームを使って顧客の欲しい価値を{加できるというlだ。このターゲットレファレンスデザインボードは、ビデオ監、通信、噞U御、医イメージングなどの応を1のプラットフォームで設できる。

他のFPGAメーカーはこの不況の時代をどう擇sくか。その先の景気v復後にどのような}を]つか。Globalpress Connections 主のパネルディスカッションにおいて、AlteraのHardCopy ASIC靆腑轡縫▲妊レクタのDave Greenfieldは、消J電の低こそ最Zのトレンドにあるため、これを売りにしてコストと消J電の長を擇すとしている。ローエンドからハイエンドまで揃えているAlteraにとって、FPGAで設したソフトウエアをASICに落とし、チップを小さくしてコストを下げるという}法Hardcopyが使える。もちろん、TSMCの40nmプロセスを最初に使った会社だとしてハイエンドにも官できるとしている。


左からSiliconBlueのKapil Shanker、Global UnichipのKurt Huang、AlteraのDavid Greenfield、ActelのRichard Kapusta
左からSiliconBlueのKapil Shanker、Global UnichipのKurt Huang、AlteraのDavid Greenfield、ActelのRichard Kapusta


屬2jFPGAメーカーよりも売り屬欧肋ないが、ActelはフラッシュベースのFPGAを{及している。同社マーケティングおよびビジネス開発靆腓離丱ぅ好廛譽献妊鵐Rich Kapustaは、3世代のフラッシュベースFPGAの低消J電は待機時に2μWと小さいとしている。フラッシュベースのFPGAは2008Q38%もPびたという。130nmプロセスでも低消J電で低コストのソリューションが売り颪世伴臘イ垢襦

これに瓦靴2006Qに設立したばかりの新FPGA会社SiliconBlueはc攜けの低消J電にRする。同社CEOのKapil Shankarは、スマートフォンやスマートカード、ネットブックなどの設をpmしていると述べた。今のカメラフォンにはズームやBluetooth、IRU御v路などさまざまな機Δ搭載されており、これ以嵜卦Δ鯏觝椶任ないが、FPGAだとそれができるとしている。に携帯電Bに今後ピコプロジェクタを搭載しようとすると来のASICでは、設し直さなければならない。このほど出荷した65nmプロセスのSRAMベースFPGAは20μWという低消J電でフル動作できるという。

このパネルディスカッションで唯k、ASICメーカーのGlobal Unichipマーケティング靆腓離妊レクタKurt Huangは、「セルベースASICを扱っているが、わが社はサプライチェーンのためのインテグレータである。カスタマの要求をDり込み、ASIC設を}Xけてきたファブレスだからこそ、カスタマのデマンドを蓄積している。だから低コストにできる」と主張する。もちろん、ASICはFPGAよりもチップC積が小さい。ASICベンダーはROI(投@効率)をみるとファブレスでしか成り立たないビジネスではないかと信じている。

「確かにASICのテープアウトP数はスローダウンしているが、わが社の咾澆魯轡好謄爛譽戰襪ら消J電を下げられるという点だ。ESL(electronic system level)アーキテクチャレベルで消J電問を解ける実があるからこそ、T在価値がある」と啜い澄さらに、「IPや設が複雑になりすぎてきたためカスタマの要求をrり込んだ設ができるデバインハウスが少ないこともわが社には~W」としている。@iは言えないが、ある日本の半導メーカーからもデザインをpRしていると個別インタビューで]ちける。


(2009/05/01 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 忽恢chinese槻揖崗movie翌沢| 匚匚彼彼晩晩繁繁楳楳| 冉巖avav爺銘av壓瀝握秤| 蒙雫咸頭aaaa**谷頭| 戯忽窒継壓濆杰| 消消娼瞳忽恢窒継鉱心| 天胆晩昆忽恢冉巖匯曝屈曝眉曝| 忽恢忽囂**谷頭互賠篇撞| 51忽恢裕徭篇撞曝篇撞| 晩云窒継www| 繁繁唹垪窒継寄頭| 胆溺闇蝕頚壷挺笥只鮫| 忽恢撹定涙鷹v頭壓| 2019冉巖怜匚涙鷹爺銘| 壓濆杰観盃浤蛭| 消消消忽恢岱徨戴娼瞳| 天胆www壓濆杰| 冉巖天胆壓濆杰| 槻繁j序溺繁p窒継篇撞| 嗽寄嗽仔嗽間嗽訪議窒継篇撞 | 消消忝栽篇撞利| 天胆繁嚥麗videos総| 冉巖天胆娼瞳匯曝爺銘消消 | 忽恢娼瞳涙淵高匯曝屈曝| A雫忽恢岱尖胎頭壓濆杰 | 冉巖天胆晩昆嶄猟消消| 際際忝栽篇撞娼瞳殴慧| 窒継娼瞳忽恢徭恢田鉱心| 胆忽匯雫谷頭壓| 忽恢牽旋互冲峙壓濆杰| 91忽篇撞壓| 匚弼彿坿嫋www忽恢壓濆杰| 匯曝屈曝眉曝窒継窮唹| 撹繁窒継匚頭壓濆杰| 嶄猟忖鳥娼瞳匯曝屈曝2021定| 天胆晩昆嶄猟忽恢va総窃| 冉巖忝栽壓瀲伺屈曝眉曝| 拍麓仔弼匯雫頭| 壅侮泣赱穂捲赱湊寄阻析医| 胆溺闇蝕挺笥公槻繁訪窒継篇撞| 忽恢www篇撞|