Semiconductor Portal

» セミコンポータルによる分析 » \術分析

不況けを見据えながら、低コストで長をに出すFPGA・ASICメーカー

今vの経済不況で比較的aの浅かったFPGAメーカーが不況けを見据え、少ないコスト/リソースで次の新しいx場開にT欲を見せている。FPGAメーカートップのXilinxは、リファレンスデザインプラットフォームに載せたVertex-6のサンプル出荷を始めた。AlteraやActel、新参のSiliconBlue Technologies社などはそれぞれの異性を擇し、ニッチx場を形成すると同時に、ASICメーカーの湾Global Unichipも設\術を_に成長路線をWく。

Xilinxは、異なる応分野でも共通の開発基礎となるターゲットデザインプラットフォームを今Qの2月に発表したが、そのデザインプラットフォームに載せるFPGAである、Spartan-6とVirtex-6のうち、Virtex-6をサンプル出荷し始めたことをこのほど発表した。Spartan-6はすでに2月にサンプル出荷を開始していた。これにより45nm/40nmノードのVirtex-6を設できるようになる。

XilinxのVincent Ratford

XilinxのVincent Ratford


Virtex-6の最初のは、Virtex-6 LX240Tという200万ゲート模のFPGAである。これを作ったのは、「ASICの70%が200万ゲート模だからだ」と同社シニアバイスプレジデントのVincent Ratfordは言う。ただ、このFPGAが_要なのは、ターゲットデザインプラットフォームを使えるからである。「ここ数Q顧客から言われていることは、IPやソフトウエア、ボードなしのテクノロジーなど欲しくはない、ということだ。顧客はシリコンではなくもっと複雑なソリューションを求めている」と同は喞瓦垢襦だからこそ、顧客の絶え間ない要求に応えるためにB型の開発プラットフォームを構築した。

「単に200万ゲートのFPGAでさえ不科。価格や消J電、要なIP、設}法にこれまでの互換性があるかどうか、なども要だ。Virtex-6とこのプラットフォームがあれば1000Pの設のチャンスがある」としている。に、この経済不況のもとでは少ないR&Dコストでソリューションを作り屬欧襪海箸_要になる。ターゲットデザインプラットフォームはこの要求にぴったりのツールとなる、としている。このプラットフォームを使って顧客の欲しい価値を{加できるというlだ。このターゲットレファレンスデザインボードは、ビデオ監、通信、噞U御、医イメージングなどの応を1のプラットフォームで設できる。

他のFPGAメーカーはこの不況の時代をどう擇sくか。その先の景気v復後にどのような}を]つか。Globalpress Connections 主のパネルディスカッションにおいて、AlteraのHardCopy ASIC靆腑轡縫▲妊レクタのDave Greenfieldは、消J電の低こそ最Zのトレンドにあるため、これを売りにしてコストと消J電の長を擇すとしている。ローエンドからハイエンドまで揃えているAlteraにとって、FPGAで設したソフトウエアをASICに落とし、チップを小さくしてコストを下げるという}法Hardcopyが使える。もちろん、TSMCの40nmプロセスを最初に使った会社だとしてハイエンドにも官できるとしている。


左からSiliconBlueのKapil Shanker、Global UnichipのKurt Huang、AlteraのDavid Greenfield、ActelのRichard Kapusta
左からSiliconBlueのKapil Shanker、Global UnichipのKurt Huang、AlteraのDavid Greenfield、ActelのRichard Kapusta


屬2jFPGAメーカーよりも売り屬欧肋ないが、ActelはフラッシュベースのFPGAを{及している。同社マーケティングおよびビジネス開発靆腓離丱ぅ好廛譽献妊鵐Rich Kapustaは、3世代のフラッシュベースFPGAの低消J電は待機時に2μWと小さいとしている。フラッシュベースのFPGAは2008Q38%もPびたという。130nmプロセスでも低消J電で低コストのソリューションが売り颪世伴臘イ垢襦

これに瓦靴2006Qに設立したばかりの新FPGA会社SiliconBlueはc攜けの低消J電にRする。同社CEOのKapil Shankarは、スマートフォンやスマートカード、ネットブックなどの設をpmしていると述べた。今のカメラフォンにはズームやBluetooth、IRU御v路などさまざまな機Δ搭載されており、これ以嵜卦Δ鯏觝椶任ないが、FPGAだとそれができるとしている。に携帯電Bに今後ピコプロジェクタを搭載しようとすると来のASICでは、設し直さなければならない。このほど出荷した65nmプロセスのSRAMベースFPGAは20μWという低消J電でフル動作できるという。

このパネルディスカッションで唯k、ASICメーカーのGlobal Unichipマーケティング靆腓離妊レクタKurt Huangは、「セルベースASICを扱っているが、わが社はサプライチェーンのためのインテグレータである。カスタマの要求をDり込み、ASIC設を}Xけてきたファブレスだからこそ、カスタマのデマンドを蓄積している。だから低コストにできる」と主張する。もちろん、ASICはFPGAよりもチップC積が小さい。ASICベンダーはROI(投@効率)をみるとファブレスでしか成り立たないビジネスではないかと信じている。

「確かにASICのテープアウトP数はスローダウンしているが、わが社の咾澆魯轡好謄爛譽戰襪ら消J電を下げられるという点だ。ESL(electronic system level)アーキテクチャレベルで消J電問を解ける実があるからこそ、T在価値がある」と啜い澄さらに、「IPや設が複雑になりすぎてきたためカスタマの要求をrり込んだ設ができるデバインハウスが少ないこともわが社には~W」としている。@iは言えないが、ある日本の半導メーカーからもデザインをpRしていると個別インタビューで]ちける。


(2009/05/01 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 溺繁嫖揚斑槻涌窒継篇撞鉱心| 天胆晩昆匯瞳祇| 忽恢怜匚窒継牽旋碕頭| 冉巖天胆4444kkkk| 娼瞳涙鷹av匯曝屈曝眉曝| 忽恢娼瞳及匯匈訪訪唹垪| 匯雫恂a觴來弼谷頭窒継| 天胆來値住→xxx岱寄住培| 窒継繁撹篇撞壓濆杰簡啼| 冉巖弼夕天胆壓| 忽庁涙鷹篇撞匯曝屈曝眉曝| 匯曝屈曝壓瀛啼宜杰| 委溺繁議犹犹犹出篇撞罷周| 消消娼瞳99忽恢娼瞳晩云| 天胆冉巖忽恢娼瞳消消互賠| 冉巖娼瞳忽恢瞳忽囂壓| 僣雑闘壓澣舐姐杰敢忽| 忽恢槻溺値倉涙孳飢窒継利嫋| 嶄忽xxx69篇撞| 晩云只鮫岻涙呱科只寄畠| 冉巖av涙鷹廨曝壓| 天胆算握住算岱尖戴頭窒継鉱心| 繁繁曇繁繁耶繁繁訪晩昆天胆| 娼瞳忽恢匚弼壓| 忽恢69娼瞳消消消消APP和墮| 楳課犯壓濔瞳篇撞99app| 忽恢撹繁忝栽天胆娼瞳消消| 秉驚盞冫纂曲啼虐斛濆杰| 撹繁窒継議來弼篇撞| 冉巖怜匚匯曝屈曝窮唹垪| h頭壓濆杰潅盞| 翆翆消消励埖爺| 壓濆杰換恢晩云| www.卅繁消消| 弌sao歯箔疲卓| 冉巖忽恢娼瞳撹繁消消| 析唖厂炬賎炬賎b嫋扉頭廃徨但惚| 忽恢壓瀛咯瞳醍狭| 99消消窒継忽恢娼瞳| 晩答篇撞利峽窒継鉱心| 冉巖忽恢娼瞳谷頭AV音触壓|