Semiconductor Portal

» セミコンポータルによる分析 » \術分析

ワーストケース法より確に、モンテカルロより]時間にシミュレーション

プロセスのばらつきを来のベストケース/ワーストケースのモデルよりも確に、しかも局所的なばらつきはモンテカルロ法よりも高]にQするといった、「良いとこどり」の2世代統的バラツキ設ツールSolidoSTATを、開発したカナダのSolido Design Automation社がアジア企業に向け積極的な勢をかけている。

2005Qに設立したばかりのSolido社のは、プロセスのばらつきによるトランジスタのパラメータのばらつきをシミュレーションすることで、どのプロセスが最も敏感なのか、どのトランジスタが最も敏感なのかを瑤襪海箸できる。トランジスタやパターンの∨,鴃Tしたり、v路構成をTし、最適な設を行うことができる。


Silicon Phenomena Causing Process Variation


リソグラフィやエッチングなどプロセスのバラつきがあると、そのウェーハに渡る統的なばらつきはさらに広がる。加えて、トランジスタやコンタクトなどがZづくことによる影xもある。これらすべてをシリコンに焼きけると最初のプロセスのばらつきからシリコン屬里个蕕弔はjきくなってしまう。このため、当初狙っていたスペックのJ囲に収まらなくなり、歩里蠅低下する。シミュレーションでプロセスばらつきをできるだけ確にしかも]時間で見積もりたい。

Solidoは、SolidoSTATシミュレータのアルゴリズムについてはらかにしないが、ベルギーj学で研|したエンジニアが開発したものであり、インテリジェントデータマイニングをWし、シミュレーションを何vか繰り返し実行するという。


Solido社社長兼CEOのAmit Gupta

Solido社社長兼CEOのAmit Gupta

トランジスタレベルのばらつきを解析するため、デジタルLSIだけではなくミクストシグナルやアナログLSIにも~効であるとしている。設時間を]縮できるだけではなく、バラツキをワーストケースで考える要がないため、消J電は10~15%削できると、同社社長兼CEOであり共同創立vでもあるAmit Guptaは語る。トランジスタやブロックのレイアウトを最適化できるためC積も同じ度削できると同はける。

ごT見・ご感[
麼嫋岌幃学庁医 消消冉巖忽恢戴尖| 繁繁際際忝栽消消冉巖| 消消忝栽某沃海揚某沃| 壓瀾盃淅乏謬舐依嫋弼www| 嶄猟忖鳥娼瞳壓濆杰| 晩昆娼瞳天胆忽恢娼瞳冉| 忽恢忝栽壓濆杰| 匯曝屈曝眉曝晩云窮唹| 涙孳凉60蛍嶝貫遊転欺硫| 繁曇嶄猟忖鳥涙鷹廨曝| 量巷釜型翦翅値倉序竃| 忽恢壓濔瞳忽徭恢田唹垪揖來| 匯云匯祇av涙鷹嶄猟忖鳥| 天胆匯曝屈曝眉曝互賠音触tv| 繁曇母絃岱嗽戴娼瞳篇撞| 胆忽塀鋤蕊壓濂シ| 忽恢窒継心峨峨峨篇撞| 冉巖姙槻娼瞳匯曝壓濆杰| 忽囂徭恢裕田娼瞳篇撞裕| www壓濆杰潅盞冓啼| 撹繁天胆匯曝屈曝眉曝菜繁窒継| 消消繁繁訪繁繁訪繁繁訪| 恷除嶄猟忖鳥頼屁井窒継| 冉巖撹av繁壓瀛| 襖謹勸潤丗恬瞳寄畠| 忽恢怜匚頭涙鷹曝壓濂シ| www.麟利嫋| 撹定繁唹垪壓濆杰| 繁繁曇繁繁曇繁繁頭弼av| 娼瞳篇撞匯曝壓濆杰| 忽恢娼瞳igao篇撞| 98娼瞳忽恢互賠壓濘竿訖| 涙鷹繁曇戟諾母絃曝谷頭18| 消消娼瞳忽坪匯曝屈曝眉曝| 天胆11匯12巓槙a壓濆杰 | 辛殴慧議窒継槻槻videos音触 | 弼裕裕繁繁壽繁繁訪繁繁庁| 忽恢怜匚娼瞳1曝2曝3牽旋| 天胆決髄→bbbb総窃| 忽恢娼瞳99消消消消消www| 2345撹繁互賠谷頭|