Semiconductor Portal

» セミコンポータルによる分析 » \術分析

ワーストケース法より確に、モンテカルロより]時間にシミュレーション

プロセスのばらつきを来のベストケース/ワーストケースのモデルよりも確に、しかも局所的なばらつきはモンテカルロ法よりも高]にQするといった、「良いとこどり」の2世代統的バラツキ設ツールSolidoSTATを、開発したカナダのSolido Design Automation社がアジア企業に向け積極的な勢をかけている。

2005Qに設立したばかりのSolido社のは、プロセスのばらつきによるトランジスタのパラメータのばらつきをシミュレーションすることで、どのプロセスが最も敏感なのか、どのトランジスタが最も敏感なのかを瑤襪海箸できる。トランジスタやパターンの∨,鴃Tしたり、v路構成をTし、最適な設を行うことができる。


Silicon Phenomena Causing Process Variation


リソグラフィやエッチングなどプロセスのバラつきがあると、そのウェーハに渡る統的なばらつきはさらに広がる。加えて、トランジスタやコンタクトなどがZづくことによる影xもある。これらすべてをシリコンに焼きけると最初のプロセスのばらつきからシリコン屬里个蕕弔はjきくなってしまう。このため、当初狙っていたスペックのJ囲に収まらなくなり、歩里蠅低下する。シミュレーションでプロセスばらつきをできるだけ確にしかも]時間で見積もりたい。

Solidoは、SolidoSTATシミュレータのアルゴリズムについてはらかにしないが、ベルギーj学で研|したエンジニアが開発したものであり、インテリジェントデータマイニングをWし、シミュレーションを何vか繰り返し実行するという。


Solido社社長兼CEOのAmit Gupta

Solido社社長兼CEOのAmit Gupta

トランジスタレベルのばらつきを解析するため、デジタルLSIだけではなくミクストシグナルやアナログLSIにも~効であるとしている。設時間を]縮できるだけではなく、バラツキをワーストケースで考える要がないため、消J電は10~15%削できると、同社社長兼CEOであり共同創立vでもあるAmit Guptaは語る。トランジスタやブロックのレイアウトを最適化できるためC積も同じ度削できると同はける。

ごT見・ご感[
麼嫋岌幃学庁医 冉巖議爺銘av涙鷹| 忽恢怜匚頭涙鷹曝壓濂シ| 匯云匯云消消a消消忝栽娼瞳築孟 匯云匯祇av涙鷹嶄猟忖鳥 | 忽恢娼瞳涙鷹2021壓濆杰| jealousvue母鋒秘盃嶄| 撹定利嫋壓濂シ| 消消怜匚忝栽消消| 天胆XXXX恂鞭天胆1314| 冉巖天胆晩昆互賠嶄猟壓 | 忽徭恢裕娼瞳音触壓| а▲嶄猟壓潴賁| 撹繁窒継巷蝕篇撞| 消9消9娼瞳窒継鉱心| 晩昆匯曝娼瞳篇撞匯曝屈曝| 冉巖眉雫壓濘| 天胆賞寄菜繁娼瞳videos| 冉巖娼瞳嶄猟忖鳥涙岱鷹醍狭| 背91壓濂シ典3鹿畠白岷殴 | 忽恢仔眉雫眉,雫眉雫| 匯倖繁議融似錦3窮唹壓濆杰| 厘才醍醍議詞岱伏試| 消消消宸戦嗤娼瞳999| 晩昆壓瀛啼誼盞儔シ| 冉巖av牽旋爺銘匯曝屈曝眉| 天胆撹繁xxx| 冉巖天胆撹a▲繁壓濆杰| 握握篇撞爺爺孤| 窒継繁曇涙鷹音触嶄猟忖鳥18鋤| 娼瞳忽恢窮唹消消湘湘| 玻玻玻玻爺爺際際| 弼135忝栽利| 忽恢匯雫壓濆杰| 築孟醍狭WWW消消筋恢娼瞳| 忽恢寄頭91娼瞳窒継鉱心槻揖| 繁嚥培住窒継利嫋篇撞| 忽恢娼瞳繁撹壓濆杰| 22222弼槻繁議爺銘| 忽恢利嫋窒継鉱心| 97弼壓瀛啼宜杰艦秉| 匚匚裕爺爺訪匚匚握| aaaaaa娼瞳篇撞壓濆杰|