Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(]・検h)

ハイエンドのリアルタイムオシロをテクトロが発売、高]シリコンのh価に

櫂謄トロニクス(Tektronix)社は周S数帯域33GHz、2チャンネルでサンプリング周S数100Gサンプル/秒というハイエンドのリアルタイムオシロスコープを発売した。R定_はRすべき試料のeつ性をカバーしなければならないため、ただでさえ高性Δ求められるがこのオシロの設にはIBMの高]SiGeバイCMOS\術を使った。

図1 カギとなった130nm SiGeバイCMOS\術とMCM、X設 出Z:Tektronix

図1 カギとなった130nm SiGeバイCMOS\術とMCM、X設 出Z:Tektronix


IBMのハイエンド8HPプロセスは130nmのSiGeバイポーラとCMOSを組み合わせた\術である。8月2日から発売するこのリアルタイムオシロは、最Z、高]シリアルインターフェースが\えてきたため、その伝送時のアイパターンを莟Rしたり、レーダー画気筌船磧璽彿儡慌気鮃]に処理したりするが\えてきたことに官する。同社Performance Oscilloscope靆腓Marketing ManagerのDavid Finkによると、同社はストレージ分野では12GbpsのSAS開発に、半導]メーカーは4レーンの10Gbpsか25GbpsのEthernet開発に、光通信分野ではDP-QPSKプロジェクトで4チャンネルのADC開発に、という差腓帽]の信S形を見たいという要求がH数あったという。

こういったニーズに官するため、このハイエンドオシロDPO/DSA7000Dシリーズを開発した。高]信、鬟汽鵐廛螢鵐阿靴銅集するため、半導チップに加え、MCM(マルチチップモジュール)もIBMと共同で開発した。2個のプリアンプと1個の8段インターリーブして100Gサンプル/秒のICを8HPプロセスで]し、X交換_を搭載した放Xも設した(図1)。

入は4チャンネルあり、いずれも33GHzの帯域をもち、サンプリングレートも100Gサンプル/秒を提供する。立ち屬り時間は9psと高]で、S形Dり込みレートは30万S形/秒と]い。高]にしながらノイズをらし、ジッターは250ps以下。信・灰径、絶縁フィルムの厚さ、など同軸ケーブルも失をらすように最適化した。


図2 4チャンネル入の33GHz、100Gs/sの高]オシロ 出Z:Tektronix

図2 4チャンネル入の33GHz、100Gs/sの高]オシロ 出Z:Tektronix


半導メーカーに瓦靴討論濕テープアウトして]プロセスから出来屬ってくるファーストシリコンのh価に向くとしている。また光通信の変調解析においてもQPSK変調で240Gbpsを莟Rできるとしている。ストレージオシロとして1チャンネル当たり250MポイントのS形を蓄えられるメモリー容量をeつ。高]でち密な信、魏鮴呂垢襪燭瓩法MATLABやLabVIEWなどのツールにデータを}渡すことも可Δ箸いΑ2然覆33GHz、100Gs/s機が3040万と3280万、25GHz、100Gs/s機が2350万と2480万のそれぞれ2機|ずつある。

(2011/08/02)
ごT見・ご感[
麼嫋岌幃学庁医 壅侮泣赱穂捲赱湊寄阻ship | 弌將甲弟hd窮唹壓濆杰| 励埖爺翆翆消消| 麟麟坪符壓濆杰諌伺屈曝富絃| 膨倖胆溺寄僥瓜噴鈍倖txt| 菜繁際際議勇附序秘| 忽恢其竃距縮91| www.谷頭壓濆杰| 撹定晩昆頭av壓瀝嫋| 消消猟僥利星猟弌傍| 天胆繁嚥強zozo天胆繁z0| 冉巖娼瞳撹繁a壓濆杰| 娼瞳忽恢匯曝屈曝眉曝2021| 忽恢音触篇撞匯曝屈曝眉曝| 窒継仔利嫋寄畠| 忽恢娼瞳晩云匯曝屈曝音触篇撞 | 怜匚娼瞳消消消消消谷頭| 脅偏敢弼丕坩総窃| 忽恢晩昆av壓濂シ| 18鋤利嫋窒継涙孳飢涙鷹嶄猟| 爺爺篇撞忽恢窒継秘笥| 匯雫蒙仔村駸斛濆杰| 晩云h頭涙孳飢壓濆杰| 消消娼瞳涙鷹匯曝屈曝眉曝音触 | 忽恢醍狭秘壓濆杰| www.湘弼篇撞| 來距縮片互h僥丕弌傍| 戟諾埓岱絃壓濆杰間俔嵶淆| 晩昆忽恢及匯匈| 冉天壓濔瞳窒継鉱心匯曝| 天胆忽恢匯曝屈曝| 冉巖天胆晩昆忽恢娼瞳匯曝屈曝| 竪焙www窒継繁撹利嫋| 畠科牽旋云徨h畠科壓濆杰 | 将灸忽恢岱徨戴娼瞳篇撞| 忽恢岱繁戴涙涙鷹篇撞編心| 醍狭惚恭忽恢91壓濕瞳| 忽恢天胆壓濆杰諌伺| 臼戯早晩昆娼瞳匯曝屈曝眉曝| 忽恢娼瞳醍狭秘笥| 97繁繁庁繁繁訪繁繁富絃|