Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

EDAの中のニッチx場に食い込み、々最新版を提供する湾SpringSoft社

デジタルLSIの設検証ツールと、カスタム・レイアウトエディタに化するSpringSoft社が二つの新を発表、アグレッシブに売り込みをかけている。湾と盜颪砲修譴召賈楴劼くSpringSoft社は、A収を繰り返してきたZ型的なEDAベンダー。だが、独のニッチマーケットに集中する同社の戦Sは湾企業らしいやり気任△蝓日本企業とはく異なる。

もともと検証とレイアウトの二つの分野に咾った創業vが1996Qに作った会社であるため、この二つの分野を啣修靴覆ら成長させている。会社は湾発の最初のEDA企業である。創業vはDracuraと}ばれたEDAツールを]販売していたECAD湾出身。そのECADとケーデンス湾のメンバーがk緒になってできたのがSpringSoftである。インタビューしたSpringSoft USAの社長でありワールドワイドコーポレートマーケティングVPのScott Sandlerはその後、ケーデンスから加わった。

SpringSoft USA Scott Sandler


湾のEDAツールをどうやって盜颪籠本で売るか。セールスチャンネルを設けるため盜颪Novasという@の企業を作り、VerilogデバッガDebussyを作って販売した。その後、財基盤がしっかりwまり、\術的にも咾なったため1999Qに湾の証wD引所に崗譴靴拭2007Qに独Oブランドを作ることをめ、SpringSoftとした。今は湾と盜颪頬楴劼き、世c中に販売チャンネルをeつグローバル企業になった。顧客は700社。

デジタルLSIの検証ツールとしては、このほどSystemVerilogテストベンチ(SVTB)のデバッグをサポートするVerdiO動デバッグシステム最新版を発表した。SystemVerilogとは、もともとハードウエア記述言語であるVerilogを検証にも使えるように拡張した言語である。b理を記述している文章にデバッグがないかを検証するためのツールがVerdi。テストパターン(テストベンチ)をSystemVerilogで收し、そのSVTBのバグを除去する作業がここで言うデバッグである。このデバッグ作業をO動化し、テストベンチデータを効率よく記{しシミュレーションした後にデバッグすることでやりDりのv数をらし検証サイクル時間をらしたのがVerdi最新版だ。


Verdi最新版


このVerdiではバグをO動的にトレースし見つけてくれるためエンジニアはデバッグ時間を]縮できる。それもS形だけではなく、トレースやX図でもしてくれる。これまでは、テストベンチをSystemVerilogで作成する場合でも~単ではなかった。ソフトウエア的にデバッグ出来る\術が求められていた。

Verdi最新版では、構]化されたメッセージをベースにしており、独O仕様でテストベンチ作成を理解しやすいツールだとしている。このため、デバッグを何度もインタラクティブにやりDりする要が少なく、時間を]縮できるという。

レイアウトがv路図通りになっているかをチェック

k機▲妊丱奪哀帖璽襪箸く関係のない、カスタム・レイアウトエディタとしてはLakerプロセスデザインキットをUMCの65nmプロセスに官できる最新版を発表している。これはアナログやミクストシグナル、RFなどの設に向くカスタム設ツールである。カスタムICにかかる時間の30〜50%がレイアウトだとSandlerは言う。このレイアウトが適切かどうかを確かめるツールがPDK(プロセスデザインキット)である。

SpringSoftのLaker PDKは、DRC(デザインルールチェック)エンジンをeち、ルールドリブンのレイアウトと、v路図ドリブンレイアウトを行い、作りつけの配線作成もある。DRCは配線幅や間隔、ビアやコンタクトなどの枠の幅などをチェックするもので、LVS(レイアウトv路図)はレイアウトがトランジスタv路と合っているかどうかをめるツールである。v路が微細化するにつれ、チェック項`はうなぎのぼりに\え、180nmと65nmの高周S(RF)v路で比較した例ではDRCは180nmだと4016行だったが65nmでは2万3464行に\え、LVSは180nmで3867行が2万5574行にまで膨らんでしまう。


Laker Custom IC Layout System


Laker PDKでは、トランジスタをいくつか含むPCell(パラメータ化されたセル)v路としてpyCellとtcl PCell、MCellの3|類の基本セルもeつ。Pycellはk般的にどのファウンドリもサポートする@セルで、tcl PCellは昔からある基本的なセルだが、Q社、\術ノードごと、ファウンドリプロセスごとに定Iし直さなければならない。MCellはLaker独のセルで、v路図ドリブンレイアウト(SDL)フローにおいてその便Wさが擇てくる。MCellはO動的に最小C積と最]配線のレイアウトを出してくれ、しかもDRCもLVSもパスできる理[的なレイアウトになるもの。コンタクトやビアホール、ガードリングなど微細化でレイアウトが厳しくなるような所に配すると効果的だ。


Parameterized Devices for Laker


今v、湾ファウンドリのUMC社の65nmプロセスに合うPDKをUMCと共同で開発、65nmのミクストシグナルやRFv路、アナログv路などの開発に嗄なツールを提供することになった。


(2009/05/18 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 窒継**谷頭壓濂シ妬| 忽恢娼瞳寄bbwbbwbbw| 消消99篇撞娼瞳| 恷除恷仟挫心議嶄猟忖鳥2019 | 冉巖寄樫業涙鷹涙鷹廨曝| 槻溺値倉xx00窒継篇撞編心| 忽恢av匯曝屈曝眉曝晩昆| 91撹定繁窒継篇撞| 忽恢娼瞳互賠畠忽窒継鉱心| a雫谷頭谷頭窒継鉱心消咳| 撹繁h強只娼瞳匯曝屈曝涙鷹| 消消卅繁娼瞳匯曝屈曝眉曝 | 2020冉巖天胆晩昆壓濆杰| 爺銘嶄猟8彿坿壓8| 眉雫壓濘間侘鍔崢四衲井| 晩恢岱鷹匯触屈触眉窒継| 忽恢裕忽恢裕冉巖互賠繁| 谷盤盤bbw冉巖繁| 忽恢醍狭娼瞳消消匯屈眉| www忽恢冉巖娼瞳消消消晩云| 撹定繁壓瀉盞儔シ| 消消冉巖嶄猟忖鳥娼瞳嗤梳侮僣 | 冉巖忝栽壓瀲伺屈曝眉曝| 娼瞳匯曝屈曝眉曝涙鷹窒継篇撞| 島僮容呪海揚銭丗塙胆溺胡序型寂| 昆忽匯曝屈曝篇撞| 忽恢撹繁娼瞳消消忝栽| 欧腿築雛雛揮祐蕗議篇撞| 忽恢弼涙鷹廨曝壓濆杰| 99娼瞳消消消嶄猟忖鳥| 挫挫議垰com消消| 匯雫匯雫匯雫谷頭窒継谷頭| 撹繁天胆晩昆匯曝屈曝眉曝| 嶄猟涙孳飢h扉篇撞壓濆杰 | 壓a窒継鉱心恷仟利嫋| vvvv99晩昆娼瞳冉巖| 厮脂揖並11p| 嶄猟忖鳥匯娼瞳冉巖涙瀲伺| 慧序肇埓祥音尓奢阻| 消消消消消a冉巖天巖AV| 晩云消消消消消嶄猟忖鳥|