Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

EDAの中のニッチx場に食い込み、々最新版を提供する湾SpringSoft社

デジタルLSIの設検証ツールと、カスタム・レイアウトエディタに化するSpringSoft社が二つの新を発表、アグレッシブに売り込みをかけている。湾と盜颪砲修譴召賈楴劼くSpringSoft社は、A収を繰り返してきたZ型的なEDAベンダー。だが、独のニッチマーケットに集中する同社の戦Sは湾企業らしいやり気任△、日本企業とはく異なる。

もともと検証とレイアウトの二つの分野に咾った創業vが1996Qに作った会社であるため、この二つの分野を啣修靴覆ら成長させている。会社は湾発の最初のEDA企業である。創業vはDracuraと}ばれたEDAツールを]販売していたECAD湾出身。そのECADとケーデンス湾のメンバーがk緒になってできたのがSpringSoftである。インタビューしたSpringSoft USAの社長でありワールドワイドコーポレートマーケティングVPのScott Sandlerはその後、ケーデンスから加わった。

SpringSoft USA Scott Sandler


湾のEDAツールをどうやって盜颪籠本で売るか。セールスチャンネルを設けるため盜颪Novasという@の企業を作り、VerilogデバッガDebussyを作って販売した。その後、財基盤がしっかりwまり、\術的にも咾なったため1999Qに湾の証wD引所に崗譴靴。2007Qに独Oブランドを作ることをめ、SpringSoftとした。今は湾と盜颪頬楴劼き、世c中に販売チャンネルをeつグローバル企業になった。顧客は700社。

デジタルLSIの検証ツールとしては、このほどSystemVerilogテストベンチ(SVTB)のデバッグをサポートするVerdiO動デバッグシステム最新版を発表した。SystemVerilogとは、もともとハードウエア記述言語であるVerilogを検証にも使えるように拡張した言語である。b理を記述している文章にデバッグがないかを検証するためのツールがVerdi。テストパターン(テストベンチ)をSystemVerilogで收し、そのSVTBのバグを除去する作業がここで言うデバッグである。このデバッグ作業をO動化し、テストベンチデータを効率よく記{しシミュレーションした後にデバッグすることでやりDりのv数をらし検証サイクル時間をらしたのがVerdi最新版だ。


Verdi最新版


このVerdiではバグをO動的にトレースし見つけてくれるためエンジニアはデバッグ時間を]縮できる。それもS形だけではなく、トレースやX図でもしてくれる。これまでは、テストベンチをSystemVerilogで作成する場合でも~単ではなかった。ソフトウエア的にデバッグ出来る\術が求められていた。

Verdi最新版では、構]化されたメッセージをベースにしており、独O仕様でテストベンチ作成を理解しやすいツールだとしている。このため、デバッグを何度もインタラクティブにやりDりする要が少なく、時間を]縮できるという。

レイアウトがv路図通りになっているかをチェック

k、デバッグツールとはく関係のない、カスタム・レイアウトエディタとしてはLakerプロセスデザインキットをUMCの65nmプロセスに官できる最新版を発表している。これはアナログやミクストシグナル、RFなどの設に向くカスタム設ツールである。カスタムICにかかる時間の30〜50%がレイアウトだとSandlerは言う。このレイアウトが適切かどうかを確かめるツールがPDK(プロセスデザインキット)である。

SpringSoftのLaker PDKは、DRC(デザインルールチェック)エンジンをeち、ルールドリブンのレイアウトと、v路図ドリブンレイアウトを行い、作りつけの配線作成もある。DRCは配線幅や間隔、ビアやコンタクトなどの枠の幅などをチェックするもので、LVS(レイアウトv路図)はレイアウトがトランジスタv路と合っているかどうかをめるツールである。v路が微細化するにつれ、チェック項`はうなぎのぼりに\え、180nmと65nmの高周S(RF)v路で比較した例ではDRCは180nmだと4016行だったが65nmでは2万3464行に\え、LVSは180nmで3867行が2万5574行にまで膨らんでしまう。


Laker Custom IC Layout System


Laker PDKでは、トランジスタをいくつか含むPCell(パラメータ化されたセル)v路としてpyCellとtcl PCell、MCellの3|類の基本セルもeつ。Pycellはk般的にどのファウンドリもサポートする@セルで、tcl PCellは昔からある基本的なセルだが、Q社、\術ノードごと、ファウンドリプロセスごとに定Iし直さなければならない。MCellはLaker独のセルで、v路図ドリブンレイアウト(SDL)フローにおいてその便Wさが擇てくる。MCellはO動的に最小C積と最]配線のレイアウトを出してくれ、しかもDRCもLVSもパスできる理[的なレイアウトになるもの。コンタクトやビアホール、ガードリングなど微細化でレイアウトが厳しくなるような所に配すると効果的だ。


Parameterized Devices for Laker


今v、湾ファウンドリのUMC社の65nmプロセスに合うPDKをUMCと共同で開発、65nmのミクストシグナルやRFv路、アナログv路などの開発に嗄なツールを提供することになった。


(2009/05/18 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 忽恢娼瞳徭壓濺長恢返字井 | 冉巖消犯涙鷹av嶄猟忖鳥| 忽恢撹繁娼瞳胆溺壓| 忽恢娼瞳消消消消消唹篇| 忽恢娼瞳匯曝屈曝壓濆杰| 忽恢匯雫恂a觴頭消消谷頭| 販低夊忽恢徭販匯曝屈曝眉曝| 冉巖av忝栽弼曝涙鷹匯曝握av | 忽恢娼瞳消消消消利嫋| 怜匚篇撞壓濘| 冉巖91娼瞳醍狭忽恢狼双壓| 匯云匯祇嶄猟忖鳥涙鷹叫奨犯| 69銘怜匚娼瞳篇撞壓| 娼瞳冉巖撹a繁頭壓濆杰| 娼瞳消消消唹垪| 晩昆撹繁忽恢娼瞳篇撞| 爾秤忝栽弼忝栽転転蝕伉| 屎壓殴慧忽恢健曇| 築孟av玻玻匯曝屈曝眉曝| 握秤戯胎務冉巖喟消秘笥笥| 晩云暴繁利嫋壓濆杰| 忽恢娼瞳牽旋喩麗youwu| 窒継鉱心來伏試寄頭| 冉巖娼瞳涙鷹廨曝壓灣斛濂シ | 繁嚥培住総窃利嫋篇撞| 消消消消冉巖av撹繁涙鷹| 秉狭恢繁怜匚篇撞壓| 娼瞳忽恢音触匯曝屈曝眉曝| 槻繁議次次猶溺繁議次次| 晩云眉雫禪枷雫繁絃99篇| 忽恢娼瞳撹定頭壓濆杰| 窒継A雫谷頭壓濂シ轍司娵 | 冉巖涙瀲散眉膨曝| 消消忝栽晩昆冉巖娼瞳弼| aaaaaa雫蒙弼蒙仔議谷頭| 娼瞳菜繁匯曝屈曝眉曝| 晩昆壓瀛啼亀失| 忽恢娼瞳va涙鷹屈曝| 冉巖娼瞳篇撞壓濂シ| 戟諾議膏絃3壓濆杰 | 91寄舞牽旋篇撞|