Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

EDAの中のニッチx場に食い込み、々最新版を提供する湾SpringSoft社

デジタルLSIの設検証ツールと、カスタム・レイアウトエディタに化するSpringSoft社が二つの新を発表、アグレッシブに売り込みをかけている。湾と盜颪砲修譴召賈楴劼くSpringSoft社は、A収を繰り返してきたZ型的なEDAベンダー。だが、独のニッチマーケットに集中する同社の戦Sは湾企業らしいやり気任△蝓日本企業とはく異なる。

もともと検証とレイアウトの二つの分野に咾った創業vが1996Qに作った会社であるため、この二つの分野を啣修靴覆ら成長させている。会社は湾発の最初のEDA企業である。創業vはDracuraと}ばれたEDAツールを]販売していたECAD湾出身。そのECADとケーデンス湾のメンバーがk緒になってできたのがSpringSoftである。インタビューしたSpringSoft USAの社長でありワールドワイドコーポレートマーケティングVPのScott Sandlerはその後、ケーデンスから加わった。

SpringSoft USA Scott Sandler


湾のEDAツールをどうやって盜颪籠本で売るか。セールスチャンネルを設けるため盜颪Novasという@の企業を作り、VerilogデバッガDebussyを作って販売した。その後、財基盤がしっかりwまり、\術的にも咾なったため1999Qに湾の証wD引所に崗譴靴。2007Qに独Oブランドを作ることをめ、SpringSoftとした。今は湾と盜颪頬楴劼き、世c中に販売チャンネルをeつグローバル企業になった。顧客は700社。

デジタルLSIの検証ツールとしては、このほどSystemVerilogテストベンチ(SVTB)のデバッグをサポートするVerdiO動デバッグシステム最新版を発表した。SystemVerilogとは、もともとハードウエア記述言語であるVerilogを検証にも使えるように拡張した言語である。b理を記述している文章にデバッグがないかを検証するためのツールがVerdi。テストパターン(テストベンチ)をSystemVerilogで收し、そのSVTBのバグを除去する作業がここで言うデバッグである。このデバッグ作業をO動化し、テストベンチデータを効率よく記{しシミュレーションした後にデバッグすることでやりDりのv数をらし検証サイクル時間をらしたのがVerdi最新版だ。


Verdi最新版


このVerdiではバグをO動的にトレースし見つけてくれるためエンジニアはデバッグ時間を]縮できる。それもS形だけではなく、トレースやX図でもしてくれる。これまでは、テストベンチをSystemVerilogで作成する場合でも~単ではなかった。ソフトウエア的にデバッグ出来る\術が求められていた。

Verdi最新版では、構]化されたメッセージをベースにしており、独O仕様でテストベンチ作成を理解しやすいツールだとしている。このため、デバッグを何度もインタラクティブにやりDりする要が少なく、時間を]縮できるという。

レイアウトがv路図通りになっているかをチェック

k、デバッグツールとはく関係のない、カスタム・レイアウトエディタとしてはLakerプロセスデザインキットをUMCの65nmプロセスに官できる最新版を発表している。これはアナログやミクストシグナル、RFなどの設に向くカスタム設ツールである。カスタムICにかかる時間の30〜50%がレイアウトだとSandlerは言う。このレイアウトが適切かどうかを確かめるツールがPDK(プロセスデザインキット)である。

SpringSoftのLaker PDKは、DRC(デザインルールチェック)エンジンをeち、ルールドリブンのレイアウトと、v路図ドリブンレイアウトを行い、作りつけの配線作成もある。DRCは配線幅や間隔、ビアやコンタクトなどの枠の幅などをチェックするもので、LVS(レイアウトv路図)はレイアウトがトランジスタv路と合っているかどうかをめるツールである。v路が微細化するにつれ、チェック項`はうなぎのぼりに\え、180nmと65nmの高周S(RF)v路で比較した例ではDRCは180nmだと4016行だったが65nmでは2万3464行に\え、LVSは180nmで3867行が2万5574行にまで膨らんでしまう。


Laker Custom IC Layout System


Laker PDKでは、トランジスタをいくつか含むPCell(パラメータ化されたセル)v路としてpyCellとtcl PCell、MCellの3|類の基本セルもeつ。Pycellはk般的にどのファウンドリもサポートする@セルで、tcl PCellは昔からある基本的なセルだが、Q社、\術ノードごと、ファウンドリプロセスごとに定Iし直さなければならない。MCellはLaker独のセルで、v路図ドリブンレイアウト(SDL)フローにおいてその便Wさが擇てくる。MCellはO動的に最小C積と最]配線のレイアウトを出してくれ、しかもDRCもLVSもパスできる理[的なレイアウトになるもの。コンタクトやビアホール、ガードリングなど微細化でレイアウトが厳しくなるような所に配すると効果的だ。


Parameterized Devices for Laker


今v、湾ファウンドリのUMC社の65nmプロセスに合うPDKをUMCと共同で開発、65nmのミクストシグナルやRFv路、アナログv路などの開発に嗄なツールを提供することになった。


(2009/05/18 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 忽恢曝壓濆杰簡啼| 弌弌篇撞恷仟窒継鉱心| 忽恢天胆娼瞳匯曝屈曝弼忝栽| 消消消999消消消娼瞳| 窮概貧膿崙襖謹勸潤丗| 忽恢音触壓瀛啼| 97消消秉狭恢濘換杰| 晩云嶄猟忖鳥壓濆杰簡啼| 冉巖狼双嶄猟忖鳥| 篇撞壓瀲伺屈曝眉曝| 忽恢互賠壓瀛啼客禅蚶| 消消消娼瞳忽恢sm恷寄利嫋| 襖謹勸潤丗壓濆杰諌伺屈曝眉曝 | 爺爺訪匚匚訪匚匚訪| 膣綢匕紹纂驚頭| 槻繁円寵円郭通円恂和中| 忽恢翆翆匯曝屈曝眉曝| 涙孳飢載訪載麟載仔壓瀝嫋| 定煤繁窒継心窮唹利嫋| 冉巖匯雫谷頭窒継心| 娼瞳匯曝屈曝眉曝壓濆杰簡啼 | 母溺娼瞳篇撞匯曝屈曝眉曝| 強只胆溺瓜簾皮俤俤利嫋強只| 冉巖繁撹777| 忽恢篇撞xxx| 嶄忽匯雫咸頭aaa谷頭谷頭| 天胆冉巖忽恢娼瞳消消消消| 坪符匯曝屈曝娼瞳篇撞壓濆杰 | 晩昆壓瀛啼飢賛匯曝屈曝眉曝| 恂a議篇撞窒継| 署釘祉app恷仟井| 忽恢篇撞及屈匈| a雫谷頭窒継互賠篇撞| 晩云繁嚥強zozo| 冉巖天巖晩恢忽鷹av狼双爺銘| 槻溺和中涙孳飢匯序匯竃| 怜匚a匯雫谷頭匯.撹| 胆溺爾秤篇撞利嫋| 忽恢撹繁v訪壓瀉皺シ店杰| 4455喟消壓濆枌盞竸| 忽恢娼瞳芙曝壓濆杰|