Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Imagination、マルチスレッド\術をEり込んだMIPS I6400をリリース

昨Q、MIPS TechnologyをA収したImagination Technologiesがマルチスレッド・マルチコアの新しい64ビットアーキテクチャのCPUコア「Warrior」のミッドレンジI-クラス I6400を発表した。2014Q2月に発表したローエンドのM-クラスI6400に加え、このファミリを揃えていく。ハイエンドのP-クラスI6400も画している。

図1 最j384個のマルチコアを集積できるMIPS I6400 出Z:Imagination Technologies

図1 最j384個のマルチコアを集積できるMIPS I6400 出Z:Imagination Technologies


MIPSは32ビットと64ビットのアーキテクチャで実績があり、これまでのでは50億個のCPUコアを出荷してきたという。直Zの1Qだけでも7億5000万個出荷したとしている。に、64ビットCPUアーキテクチャで20Qの実績をeつ。これまでは64ビットの要がハイエンド以外のではあまりなかった。MIPSは盜颪任H数出荷されてきたが、日本ではほとんどの機_がARMアーキテクチャを採している。MIPSはk陲離謄譽咾32ビットが採された実績はあるが、少数派であることに変わりはない。また、これまでは時代が64ビットを咾要求していたわけではなかった。

ところが、最Zになって64ビットシステムはパソコン以屬離灰鵐團紂璽燭世韻任呂覆、スマートフォンにも使われ始めた。AppleのiPhone 5Sが64ビットのA7を搭載、iPhone 6も64ビットプロセッサA8を搭載している。アンドロイド機|にも8月に発表されたHTCのDesire 510に、64ビットのアプリケーションプロセッサSnapdragon 410(Qualcomm)が搭載されている。Qualcommの64ビットアーキテクチャは、410以外にもSnapdragon 610/810などが発表されている(参考@料1)。

新開発のコアI6400はA収したMIPSアーキテクチャにImaginationの\術がgりばめられており、最初の共同開発といえそうだ。

MIPS I6400の長は、常にスケーラビリティに富んだマルチコア・アーキテクチャであることだ。このCPUコアには、クラスタという単位をeち込んだ。kつのクラスタには6コア含まれており、このIPには最j64クラスタを集積できる。つまり、合384コアからなる並`プロセッサを設することもできる。しかも1コアはマルチスレッド処理が可Δ如∈能j4本のスレッドを処理する。ImaginationはこれまでライセンスしないマルチスレッドのCPUコアMETAプロセッサを設してきた(参考@料2)。今vのプロセッサにはImaginationのMETAの設思[も折り込まれている。

MIPSのI6400は、まさにハイエンドではスーパーコンピュータの並`アーキテクチャが可Δ砲覆辰討い襦コアの数、クラスタの数はユーザーごとにフレキシブルに変えることができる。

マルチコアではコア同士をコヒーレントにつなぐためことが不可Lで、I6400ではMIPS Coherency Managerを集積している。Coherency ManagerはCPUコア間でメモリを共~できるようにDえるためのU御v路。これによりクラスタ当たり6コアのCPU構成のコヒーレンシを維eする。しかもクラスタ内のマルチコアCPUはそれぞれいろいろなクロック周S数や電圧を変えて動作できる。しかも、コヒーレンシを維eするアーキテクチャで、マルチクラスタや、ヘテロコアもサポートしている。

加えて、コア単位でハードウエアレベルの仮[化ができる。I6400では15のセキュアあるいはノンセキュアなゲストに官している。

さらに、複数の独立したセキュアなコンテキストと、複数の独立した実行ドメインを含んでおり、Imaginationのユニファイドセキュア\術のk陲箸靴討海離灰△鬟汽檗璽箸靴討い襦セキュリティを啣修靴燭海箸如▲灰鵐謄鵐椎杰や払い機ΑID保護などに官できるとしている。

セキュリティに加え、ヘテロなクラスタ内におけるQコアのクロックと電圧を個別に設定できるようなパワーマネジメントも進化している。もちろん、この動作中にCPUコア間のコヒーレンシは維eする。さらに、128ビットのSIMD(single instruction multiple data)もサポートし、SIMD実行の効率を屬欧討い襦2辰┐董単@度/倍@度の浮動小数点演Qv路も集積している。

このCPUコアのソフトウエア開発やボード開発のための仲間、すなわちエコシステムとしてMIPSがこれまで築き屬欧討た仕組みに加え、prpl(パープルと発音)というオープンソースファウンデーションをWできる。PrplはBroadcomやQualcomm、Caviumなどが創設した組Eであり、MIPSのI-クラスコアのオープンソースソフト開発をサポートする。


図2 来の複雑・高]のハイエンド64ビットSoCが揃う 出Z:Imagination Technologies

図2 来の複雑・高]のハイエンド64ビットSoCが揃う 出Z:Imagination Technologies


Imaginationはこれまで、CPUコアをライセンスしていなかったが、MIPSをA収したことで、グラフィックスIPやRPU(radio processing unit)コア、ビデオコーデック、画改v路などをかした64ビットSoCを設するIPコアが出揃った(図2)。開発ツールもTされている。

参考@料
1. How ARM architecture and Snapdragon processors are supporting the 64-bit future of mobile (2014/08/27)
2. マルチコアよりマルチスレッドで性Δ屬欧覆らC積を削 (2007/11/08)

(2014/09/12)
ごT見・ご感[
麼嫋岌幃学庁医 晩昆匯触屈触眉触| 歓扉互H転強只| 忽恢娼瞳牽旋徭恢田壓濆杰| 匯雫窒継仔弼頭| 晩云眉雫仔篇撞| 岱徨戴匯雫壓濆杰憾瀁| 天胆娼瞳弼篇撞| 卅繁唹篇壓濆杰竿婪曝| 胆溺議寄俟嗽仔嗽www嗽訪| 忽恢絃溺鐸遊互賠20p謹| 1024壓濆杰換恢爺銘| 壓澣舐威伺屈曝| youjizz忽恢| 撹繁唹頭匯曝窒継鉱心| 消消消消消忽恢娼瞳胆溺| 垰討畠何狛殻篇撞窒継忽恢30蛍嶝 | 忽恢円嬉窮三円瓜夊篇撞| 匯雫恂來弼a觴頭消消谷頭| 涙鷹繁曇匯曝屈曝眉曝av| 消消涙鷹廨曝忽恢娼瞳s| 天胆匯雫仔弼頭窒継心| 冉巖天胆撹a▲繁壓濆杰| 蒙雫恂a觴頭谷頭窒継心| 巷住概梨刊坪帥瓜勇序弌傍易| 弼伊a雫壓濆杰| 忽恢窒継匯曝屈曝眉曝壓濆杰 | 消消99娼瞳忽恢醍狭姙姙| 晩昆天胆忝栽篇撞| 冉巖av涙鷹廨曝壓濆杰艦待| 天胆撹a繁窒継鉱心| 冉巖天胆篇撞壓| 蒙雫谷頭訪www窒継井| 窒継繁撹利嫋7777篇撞| 娼瞳窒継匯曝屈曝眉曝| 嗽仔嗽訪嗽弼議篇撞壓濘| 斧遊阜序肇戦中郭弌狭狭| 忽恢嶄猟忖鳥壓濆杰簡啼| 互咳坪符窒継心頭| 忽恢撹繁冉巖娼瞳涙鷹楳楳課圻| 冉巖www壓| 忽恢牽旋消消楳楳課圻和墮|