Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Imagination、マルチスレッド\術をEり込んだMIPS I6400をリリース

昨Q、MIPS TechnologyをA収したImagination Technologiesがマルチスレッド・マルチコアの新しい64ビットアーキテクチャのCPUコア「Warrior」のミッドレンジI-クラス I6400を発表した。2014Q2月に発表したローエンドのM-クラスI6400に加え、このファミリを揃えていく。ハイエンドのP-クラスI6400も画している。

図1 最j384個のマルチコアを集積できるMIPS I6400 出Z:Imagination Technologies

図1 最j384個のマルチコアを集積できるMIPS I6400 出Z:Imagination Technologies


MIPSは32ビットと64ビットのアーキテクチャで実績があり、これまでのでは50億個のCPUコアを出荷してきたという。直Zの1Qだけでも7億5000万個出荷したとしている。に、64ビットCPUアーキテクチャで20Qの実績をeつ。これまでは64ビットの要がハイエンド以外のではあまりなかった。MIPSは盜颪任H数出荷されてきたが、日本ではほとんどの機_がARMアーキテクチャを採している。MIPSはk陲離謄譽咾32ビットが採された実績はあるが、少数派であることに変わりはない。また、これまでは時代が64ビットを咾要求していたわけではなかった。

ところが、最Zになって64ビットシステムはパソコン以屬離灰鵐團紂璽燭世韻任呂覆、スマートフォンにも使われ始めた。AppleのiPhone 5Sが64ビットのA7を搭載、iPhone 6も64ビットプロセッサA8を搭載している。アンドロイド機|にも8月に発表されたHTCのDesire 510に、64ビットのアプリケーションプロセッサSnapdragon 410(Qualcomm)が搭載されている。Qualcommの64ビットアーキテクチャは、410以外にもSnapdragon 610/810などが発表されている(参考@料1)。

新開発のコアI6400はA収したMIPSアーキテクチャにImaginationの\術がgりばめられており、最初の共同開発といえそうだ。

MIPS I6400の長は、常にスケーラビリティに富んだマルチコア・アーキテクチャであることだ。このCPUコアには、クラスタという単位をeち込んだ。kつのクラスタには6コア含まれており、このIPには最j64クラスタを集積できる。つまり、合384コアからなる並`プロセッサを設することもできる。しかも1コアはマルチスレッド処理が可Δ如∈能j4本のスレッドを処理する。ImaginationはこれまでライセンスしないマルチスレッドのCPUコアMETAプロセッサを設してきた(参考@料2)。今vのプロセッサにはImaginationのMETAの設思[も折り込まれている。

MIPSのI6400は、まさにハイエンドではスーパーコンピュータの並`アーキテクチャが可Δ砲覆辰討い襦コアの数、クラスタの数はユーザーごとにフレキシブルに変えることができる。

マルチコアではコア同士をコヒーレントにつなぐためことが不可Lで、I6400ではMIPS Coherency Managerを集積している。Coherency ManagerはCPUコア間でメモリを共~できるようにDえるためのU御v路。これによりクラスタ当たり6コアのCPU構成のコヒーレンシを維eする。しかもクラスタ内のマルチコアCPUはそれぞれいろいろなクロック周S数や電圧を変えて動作できる。しかも、コヒーレンシを維eするアーキテクチャで、マルチクラスタや、ヘテロコアもサポートしている。

加えて、コア単位でハードウエアレベルの仮[化ができる。I6400では15のセキュアあるいはノンセキュアなゲストに官している。

さらに、複数の独立したセキュアなコンテキストと、複数の独立した実行ドメインを含んでおり、Imaginationのユニファイドセキュア\術のk陲箸靴討海離灰△鬟汽檗璽箸靴討い襦セキュリティを啣修靴燭海箸如▲灰鵐謄鵐椎杰や払い機ΑID保護などに官できるとしている。

セキュリティに加え、ヘテロなクラスタ内におけるQコアのクロックと電圧を個別に設定できるようなパワーマネジメントも進化している。もちろん、この動作中にCPUコア間のコヒーレンシは維eする。さらに、128ビットのSIMD(single instruction multiple data)もサポートし、SIMD実行の効率を屬欧討い襦2辰┐董単@度/倍@度の浮動小数点演Qv路も集積している。

このCPUコアのソフトウエア開発やボード開発のための仲間、すなわちエコシステムとしてMIPSがこれまで築き屬欧討た仕組みに加え、prpl(パープルと発音)というオープンソースファウンデーションをWできる。PrplはBroadcomやQualcomm、Caviumなどが創設した組Eであり、MIPSのI-クラスコアのオープンソースソフト開発をサポートする。


図2 来の複雑・高]のハイエンド64ビットSoCが揃う 出Z:Imagination Technologies

図2 来の複雑・高]のハイエンド64ビットSoCが揃う 出Z:Imagination Technologies


Imaginationはこれまで、CPUコアをライセンスしていなかったが、MIPSをA収したことで、グラフィックスIPやRPU(radio processing unit)コア、ビデオコーデック、画改v路などをかした64ビットSoCを設するIPコアが出揃った(図2)。開発ツールもTされている。

参考@料
1. How ARM architecture and Snapdragon processors are supporting the 64-bit future of mobile (2014/08/27)
2. マルチコアよりマルチスレッドで性Δ屬欧覆らC積を削 (2007/11/08)

(2014/09/12)
ごT見・ご感[
麼嫋岌幃学庁医 忽恢晩昆天胆忝栽匯曝| 娼瞳卯皮匯曝屈曝眉曝涙鷹av| 爺爺唹篇忝栽利弼忝栽忽恢| 消消忽恢娼瞳涙鷹匯曝屈曝眉曝| 天胆嶷笥総窃壓濂シ填曝| 忽恢撹繁冉巖娼瞳涙鷹概a| 匯雫仔弼秉曲啼| 天胆撹繁來弼曝| 忽恢‥冉巖v爺銘涙鷹消消消| 99娼瞳篇撞99| 晩昆av頭涙鷹匯曝屈曝音触窮唹| 冉巖天胆匯曝屈曝眉曝壓| 酷絃扉悶至堋響| 忽囂斤易壓瀛啼| 消消消忽恢篇撞| 爾秤坪符晩云匯曝屈曝眉曝 | 酵錬糞孤唖戎13蛍嶝篇撞壓濘 | 弼虚某恷仟喟消窒継鉱心利嫋| 壓濘患陳禧議| 匯屈眉膨芙曝壓炒侘鎚啼| 晩云眉雫利嫋壓濆杰| 冉巖av涙鷹匯曝屈曝眉曝音触| 匯雫谷頭窒継鉱心音触篇撞| 昆忽窒継A雫恬握頭涙鷹| 忽恢牽旋匯曝屈曝眉曝壓濆杰| 91崙頭皆崙恬勧箪窒継井咤雑| 厘瓜眉倖析遊揖扮螺| 冉巖忽恢篇撞利嫋| 用競砥俑析遊揖來tv| 忽恢娼瞳撹繁窒継篇撞窮唹 | 寔糞岱l替畠何篇撞| 哉画唹篇哉画唹垪恷仟窮唹窮篇丞| 2020忽恢娼瞳喟消壓| 壓瀛啼宜恢99| 嶄晩昆仔弼寄頭| 晩云析母絃xxxxx| 冉巖天胆撹繁喟消及匯利嫋| 析望字窒継牽旋怜匚秘笥ae58| 忽恢娼瞳消消消消消牽旋| 匯曝屈曝返字篇撞| 撹定溺繁窒継当当篇撞|