Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Xilinx、をやや限定したソフト/ハード開発キットを6|類提供

ザイリンクス(Xilinx)がFPGAを使ってシステムを開発しやすいようにコネクティビティ、DSP込みのFPGA、組み込みUFPGAと、を限定した開発キットを発表した。同社の高性FPGAのVertex-6ファミリー向けと、低価格のSpartan-6ファミリー向け。チップを売るだけではもはやビジネスにならない。チップユーザーがユーザーのシステムにそのチップを使ってもらうため、開発ツールもTすることはLかせなくなってきた。

Xilinx 開発キット


ザイリンクスは開発キットを|ごとに応ごとに開発するのではなく、できるだけ共通化した開発キット(ベースプラットフォーム)を作ることを2009Q2月に発表していたが、今v発表した開発キットは共通のベースプラットフォームの屬縫鼻璽拭璽棔璽匹箸靴鴇茲襯疋瓮ぅ化の開発キットという位けになる。この開発キットをパソコンにつなぎ、ソフトウエアとドキュメントをUSBメモリーで供給する。

今v、を主に3|類、FPGAの|を2|類の6|類の開発キットを提供する。それぞれのキットは瑤討り、基本となるベースのプラットフォームを拡張できるようにした。をある度絞り込んだのは、アプリケーションが複雑になってきたからだという。

Virtex-6、Spartan-6のコネクティビティ開発キットの狙うは、それぞれ高]データレートのシリアル通信であり、シリアルトランシーバでを小型にしたい、である。例えばPCIeからXAUIブリッジへの接や、PCIeからGbEへの変換などを行うだ。また、DSP開発キットでは、MRI/CTなど医機_の映欺萢など高]の並`動作向けのVertex-6向け、Y的なDSPを含むFPGA開発にはSpartan-6向けをTしている。もっとk般的な組み込みシステム向けにはVirtex-6/Spartan-6エンベデッドデザインキットを使う。ユーザーはソフトウエア開発とハードウエア開発を最初からできる。

例えば、インドのソフトウエア開発会社タタ・エレクシーは通信システムを開発する場合にSpartan-6組み込み開発キットを使ってみたという。来はネットワークプロセッサの負荷が_すぎてほしいバンド幅がuられなかったが、この開発キットを使って独Oの圧縮アルゴリズムを組み込むことで、所望のバンド幅をFPGAで実現できた、と同社マーケティング担当ディレクタのBrent Przybusは言う。これは独Oの圧縮アルゴリズムをFPGAのハードウエアロジックで組むことによって実現したわけだが、そのハードウエアv路のアドレス番、鬟愁侫肇Ε┘開発の際にマッピングして与えておけばよい。ユーザーはO分のuTな開発に集中できるため、開発期間の]縮につながったとしている。これまでだと6ヵ月かかったがこの開発キットを使うことによって4ヵ月で済んだという。


Xilinx


2|のエンベッデッドキットとSpartan-6コネクティビティキットは入}可Δ世、Vertex-6コネクティビティキットは2010Q1月からpR、DSP開発キットは2010Q1四半期にpRを開始する予定。

(2009/12/14)
ごT見・ご感[
麼嫋岌幃学庁医 膨拶忽恢娼瞳窒継消消| 天胆爾秤(匯曝屈曝眉曝)| 忽恢撹繁娼瞳消消| 91互賠頼屁井壓濆杰| 酔泣聞匠穂捲訪篇撞| 消消忽恢冉巖窮唹爺銘| 天胆揖來videos篇撞| 繁曇a▲涙鷹匯曝屈曝眉曝| 胆溺闇蝕坪帥俤俤利嫋| 忽恢怜匚涙鷹牽旋壓濘翰嫋| 槻繁爺銘窒継篇撞| 壓瀉盞儿杰竿婪篇撞| 匯倖繁心議www窒継壓瀛啼| 仟脂戎曇1匯29榮罘txt和墮| 消消忝栽冉巖弼hezyo忽恢| 天胆怜匚尖戴眉雫壓濆杰 | 猟偸冥雑互絶玉窟| 消消娼瞳繁繁恂繁繁訪窮唹築埖| 天胆岱繁戴嶄猟忖鳥壓濂賛| 冉巖娼瞳冉巖繁撹壓| 槻槻來科只只鮫涙孳飢| 怜匚訪訪來缶爾匯曝屈曝篇撞 | 消消娼瞳岱徨戴窒継| 丕雑弌判菜繁狼双弌傍| 冉巖天巖娼瞳撹繁消消垰| 爾秤忝栽弼忝栽転転蝕伉| 窒継涙鷹嗽訪嗽缶爾谷頭| 蒸競互咳videos| 忽恢a▲匯曝屈曝| 酷絃議延蓑yin岱| 忽恢嗽仔嗽訪篇撞| 忽恢検薦唹垪及匯匈| 忽恢娼瞳冉巖匯曝屈曝涙鷹| 91消消娼瞳忽恢91消消來弼tv| 寄稱啼客組望瞳75| www.晩云互賠| 弌弌議晩云眉窮唹窒継鉱心 | 忽恢眉雫眉雫眉雫眉雫| 禪枷雫窮唹壓濆杰| 忽恢撹繁娼瞳999壓濆杰| 冉巖忽恢爾秤壓瀲伺|