Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Xilinx、をやや限定したソフト/ハード開発キットを6|類提供

ザイリンクス(Xilinx)がF(xi┐n)PGAを使ってシステムを開発しやすいようにコネクティビティ、DSP込みのFPGA、組み込みUFPGAと、を限定した開発キットを発表した。同社の高性FPGAのVertex-6ファミリー向けと、低価格のSpartan-6ファミリー向け。チップを売るだけではもはやビジネスにならない。チップユーザーがユーザーのシステムにそのチップを使ってもらうため、開発ツールもTすることはL(f┘ng)かせなくなってきた。

Xilinx 開発キット


ザイリンクスは開発キットを|ごとに応ごとに開発するのではなく、できるだけ共通化した開発キット(ベースプラットフォーム)を作ることを2009Q2月に発表していたが、今v発表した開発キットは共通のベースプラットフォームの屬縫鼻璽拭璽棔璽匹箸靴鴇茲襯疋瓮ぅ化の開発キットという位けになる。この開発キットをパソコンにつなぎ、ソフトウエアとドキュメントをUSBメモリーで供給する。

今v、を主に3|類、FPGAの|を2|類の6|類の開発キットを提供する。それぞれのキットは瑤討り、基本となるベースのプラットフォームを拡張できるようにした。をある度絞り込んだのは、アプリケーションが雑になってきたからだという。

Virtex-6、Spartan-6のコネクティビティ開発キットの狙うは、それぞれ高]データレートのシリアル通信であり、シリアルトランシーバでを小型にしたい、である。例えばPCIeからXAUIブリッジへの接や、PCIeからGbEへの変換などを行うだ。また、DSP開発キットでは、MRI/CTなど医機_(d│)の映欺萢など高]の並`動作向けのVertex-6向け、Y的なDSPを含むFPGA開発にはSpartan-6向けをTしている。もっとk般的な組み込みシステム向けにはVirtex-6/Spartan-6エンベデッドデザインキットを使う。ユーザーはソフトウエア開発とハードウエア開発を最初からできる。

例えば、インドのソフトウエア開発会社タタ・エレクシーは通信システムを開発する場合にSpartan-6組み込み開発キットを使ってみたという。来はネットワークプロセッサの負荷が_すぎてほしいバンド幅がu(p┴ng)られなかったが、この開発キットを使って独Oの圧縮アルゴリズムを組み込むことで、所望のバンド幅をFPGAで実現できた、と同社マーケティング担当ディレクタのBrent Przybus(hu━)は言う。これは独Oの圧縮アルゴリズムをFPGAのハードウエアロジックで組むことによって実現したわけだが、そのハードウエアv路のアドレス番(gu┤)をソフトウエア開発の際にマッピングして与えておけばよい。ユーザーはO分のu(p┴ng)Tな開発に集中できるため、開発期間の](m└i)縮につながったとしている。これまでだと6ヵ月かかったがこの開発キットを使うことによって4ヵ月で済んだという。


Xilinx


2|のエンベッデッドキットとSpartan-6コネクティビティキットは入}可Δ世、Vertex-6コネクティビティキットは2010Q1月からpR、DSP開発キットは2010Q1四半期にpRを開始する予定。

(2009/12/14)
ごT見・ご感[
麼嫋岌幃学庁医 消消爺爺夊際際夊匚匚2020匯 | 析弼麹消消忝栽及匯| 挫訪~挫寄~音勣| 膨拶唹喟消壓濆杰款瞳| 膨拶忽恢喟消窒継消消| 壓濂シ纏読頭| 匯云匯祇娼瞳天胆嶄猟忖鳥| 晩云嶄猟忖鳥壓澣舐| 冉巖AV喟消涙鷹爺銘利| 胆溺俤俤島匣篇撞窒継| 忽恢房房99re99壓濆杰| 2020忽囂斤易其然| 壓濆杰監窒継繁撹篇撞殴慧| 匯雫谷頭窒継谷頭谷頭| 晩云眉雫利嫋壓瀟濆杰| 岱嶄定溺繁戴av眉曝| 天胆健絃住算障赤何壓濆杰| 冉巖娼瞳忽裕徭恢壓| 槻溺寔糞涙孳飢xx00強蓑夕120昼| 亜赱狹赱酔泣亜赱煤泣赱亜赱| 勸雑禀臟壓瀛啼宜杰寛シ| 忽恢涙孳飢嗽仔嗽訪壓瀛啼| 岷殴篇撞曝忽恢| 忽恢忝栽窒継篇撞| 99消消窒継嶄猟忖鳥娼瞳| 挫寄挫啣挫侮挫訪議篇撞| 眉雫昆忽寛老3弌扮栽鹿| 涙呱富涙呱具溺只鮫畠科app| 消消猟僥利星猟弌傍| 恷除嶄猟忖鳥涙宅窒継互賠| 冉巖曝娼僉利峽| 天胆晩昆忽恢眉貧啼冉壓濘| 冉巖娼瞳卅繁消消消消| 際際97繁繁翆翆励埖| 窒継仔弼壓瀝峽| 娼瞳涙鷹匯曝屈曝眉曝邦築孟| 忽恢91娼瞳消消消消消| 弼握av忝栽利嫋| 忽恢住算某嚏痙桁| 昆忽尖胎頭嶄猟忖鳥井窮唹| 忽恢壓瀛啼飢賛|