Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Xilinx、をやや限定したソフト/ハード開発キットを6|類提供

ザイリンクス(Xilinx)がFPGAを使ってシステムを開発しやすいようにコネクティビティ、DSP込みのFPGA、組み込みUFPGAと、を限定した開発キットを発表した。同社の高性FPGAのVertex-6ファミリー向けと、低価格のSpartan-6ファミリー向け。チップを売るだけではもはやビジネスにならない。チップユーザーがユーザーのシステムにそのチップを使ってもらうため、開発ツールもTすることはLかせなくなってきた。

Xilinx 開発キット


ザイリンクスは開発キットを|ごとに応ごとに開発するのではなく、できるだけ共通化した開発キット(ベースプラットフォーム)を作ることを2009Q2月に発表していたが、今v発表した開発キットは共通のベースプラットフォームの屬縫鼻璽拭璽棔璽匹箸靴鴇茲襯疋瓮ぅ化の開発キットという位けになる。この開発キットをパソコンにつなぎ、ソフトウエアとドキュメントをUSBメモリーで供給する。

今v、を主に3|類、FPGAの|を2|類の6|類の開発キットを提供する。それぞれのキットは瑤討り、基本となるベースのプラットフォームを拡張できるようにした。をある度絞り込んだのは、アプリケーションが複雑になってきたからだという。

Virtex-6、Spartan-6のコネクティビティ開発キットの狙うは、それぞれ高]データレートのシリアル通信であり、シリアルトランシーバでを小型にしたい、である。例えばPCIeからXAUIブリッジへの接や、PCIeからGbEへの変換などを行うだ。また、DSP開発キットでは、MRI/CTなど医機_の映欺萢など高]の並`動作向けのVertex-6向け、Y的なDSPを含むFPGA開発にはSpartan-6向けをTしている。もっとk般的な組み込みシステム向けにはVirtex-6/Spartan-6エンベデッドデザインキットを使う。ユーザーはソフトウエア開発とハードウエア開発を最初からできる。

例えば、インドのソフトウエア開発会社タタ・エレクシーは通信システムを開発する場合にSpartan-6組み込み開発キットを使ってみたという。来はネットワークプロセッサの負荷が_すぎてほしいバンド幅がuられなかったが、この開発キットを使って独Oの圧縮アルゴリズムを組み込むことで、所望のバンド幅をFPGAで実現できた、と同社マーケティング担当ディレクタのBrent Przybusは言う。これは独Oの圧縮アルゴリズムをFPGAのハードウエアロジックで組むことによって実現したわけだが、そのハードウエアv路のアドレス番、鬟愁侫肇Ε┘開発の際にマッピングして与えておけばよい。ユーザーはO分のuTな開発に集中できるため、開発期間の]縮につながったとしている。これまでだと6ヵ月かかったがこの開発キットを使うことによって4ヵ月で済んだという。


Xilinx


2|のエンベッデッドキットとSpartan-6コネクティビティキットは入}可Δ世、Vertex-6コネクティビティキットは2010Q1月からpR、DSP開発キットは2010Q1四半期にpRを開始する予定。

(2009/12/14)
ごT見・ご感[
麼嫋岌幃学庁医 眉雫忽恢4忽囂眉雫壓| 冉巖絃溺邦築孟av利利嫋| 楳課楳課卅繁娼瞳篇撞| 忽恢篇撞2021| 匯倖繁hd互賠壓濆杰潅盞冰渦| 晩云強蓑120昼窒継| 冉巖匯曝天巖匯曝| 天胆忝栽爺爺匚匚消消| 窒継消消繁繁訪繁繁訪AV| 胆溺仔篇撞窒継| 忽恢裕繁篇撞窒継鉱心| 際際弼玻玻際際際際69| 忽恢娼瞳忝栽壓| 99犯壓濆杰| 姙槻666壓灑西鍛盞儿杰| 消消91娼瞳忽恢91消| 晩昆寄頭窒継心| 冉巖av涙鷹音触消消| 天胆娼瞳消消爺爺夊| 繁繁曇繁繁壽av爺銘秉| 将灸忽恢岱徨戴娼瞳篇撞| 忽恢岱栖岱徨篇撞| 仔弼喟消窒継利嫋| 忽恢蒙雫谷頭aaaaaa谷頭| 4hu44膨拶壓濆杰| 壓濆杰竿雫爾秤篇撞| yy6080消消冉巖娼瞳| 撹繁嶄猟忖鳥壓| 嶄猟娼瞳臼訳醍纎嶄猟| 晩云昆忽匯曝屈曝| 消消忝栽利天胆弼罎利| 天胆匯雫消消消消消消寄頭| 冉巖晩云壓濆杰| 喟消壓濆杰www窒継篇撞| 繁曇賞寄皮hd窒継心| 頚壷瓜間寄序序竃竃篇撞| 怜匚忽恢娼瞳消消唹垪| 胆溺闇阻坪帥斑槻繁涌訪篇撞| 忽恢匯雫窮唹壓濆杰| 円郭通円寵和厘挫訪窒継篇撞 | 匯曝屈曝晩昆娼瞳嶄猟忖鳥|