アナログシミュレータFastSPICEがナノメータプロセスに躍の場を,
アナログv路のシミュレータであるSPICEの高]モデルとしてFastSPICEと}ばれるアナログシミュレータがケイデンスやシノプシス、バークレーなどから化されていたが、ナノメーターレベルのアナログv路にも使えるツールが出てきた。4番}となる櫂瓮鵐拭璽哀薀侫ックスが新Eldo Premierを発表し、櫂弌璽レー・デザイン・オートメーション社は22nmまでシミュレーションできたことを確認した。

図1 バークレーのRavi Subramanian CEO
櫂瓮鵐拭璽哀薀侫ックス社は来のSPICEより10倍j(lu┛)きなv路を最j(lu┛)で20倍]くQできるアナログシミュレータEldo Premierを発表、@度はこれまで通りを維eしているという。
アナログシミュレータはアナログ・デジタルのミクストシグナルLSI に使うだけではなく、デジタルSoCにおいても、USBやSerDes、HDMIなどの高]I/Ov路や、H数のPLLなどのクロックジェネレータ、ビデオ応に代表されるDDRメモリーなど、高]になるにつれアナログ\術がカギを曚襪茲Δ砲覆辰討た。さらにタブレットやスマートフォンなどの携帯機_(d│)に搭載されるRFv路や高調Sノイズやナノメーター覦茲直線性性などアナログ性が性Δ鮑するようになってきた。「に90nmを切る頃から、CMOS半導チップのバラつきPVT(プロセス、電圧、a(b┳)度)の影xがj(lu┛)きくなってきている」とバークレーのCEOであるRavi Subramanian(hu━)(図1)は語る。しかも90nmよりは40nm、40nmよりは28nmと微細化が進むにつれ、よりバラつくようになってきているという。
図2 メンターのEldo Premierのスピードアップ
今vメンターが発表したEldo Premier(図2)は、シミュレーションQを]めるためこれまでのEDAメーカーと同様、マルチプロセッサ\術を~使している。これまでとは違い、検証すべきv路を階層的にパーティショニングで分割し、さらに分割したv路にQすべきCPUを割り当てる。パーティショニングを最適化するために階層的にv路を抽出して分割する場合に、その階層的な分割をO動的に行うアロケータを含んでいる。分割されたv路をQした後、最後にもうk度合わせるとしている。
Eldo PremierはPLLやDLL、トランシーバなどのアナログv路やパワーマネジメントv路などのアナログv路IPのシミュレーションに使えるが、ナノメーターノードのアナログIPでも、PVTをチェックできる。来の同社のSPICEと比べ、平均で2.5倍、ノードの少ないv路なら20倍高]にシミュレーションできるという。
湾のTSMCや櫂哀蹇璽丱襯侫.Ε鵐疋蝓璽困稜定をDuしているバークレー社は0.5μmから28nmまでの900以屬發煉|類のv路で実績を屬欧討り、22nmのマイクロプロセッサのテストでも認定されたという。加えて、TSMCの20nmプロセスとCommon Platformの20nmプロセスでの認定を行っている最中だとしている。またこの6カ月以内の動きとして、ケイデンスやシノプシスなどのデザイン環境にも統合されている。
「最ZEDAコンソシアムが発表したEDAツールの実績によると、2010Q4四半期における売り屬欧EDAツールではiQ同期比で19.4%\であったのに瓦靴董▲▲淵蹈阿RF、ミクストシグナルのシミュレータは27.4%\とPびが著しい」とSubramanian(hu━)は語った。