ARMがハイエンドのプロセッサコアCortex-A15を発表、コンピュータ応も可Δ
英国のプロセッサコアベンダー、ARMが最新鋭のプロセッサコアCortex-A15を発表した。これまでの最高性Δ鮨していたCortex-A9の2倍の性Δ魴eつ。これまでモバイルUに咾ARMのプロセッサコアだが、c擇離曄璽爛機璽弌爾筌妊献織襯曄璽爛┘鵐拭璽謄ぅ鵐瓮鵐、さらにはワイヤレスのインフラ応にまでのt開を狙う。

図 拡張性があるハイエンドもカバーするARMのCortex-A15の性Ω
もともと、性Δ呂修海修海任眈嫡J電は絶甘に低いことを咾澆箸靴討たARMは、これまで通りの低消J電性を擇しながら、性Ω屬悗反焚修気擦討た。このため、単位消J電に瓦垢詁虻郤S数はどのプロセッサよりも高いという長まである(関連@料1)。Cortex-A15は2.5GHzで動作可Δ任△襪、ヒートシンクは使わなくて済むということも最jの長だ。
Cortex-A15の長は高性Δ篦秕嫡J電といったパワーエフィシャントな設だけではない。マルチコアへの拡張性にも優れている。1チップ構成にスケーラブルにマルチコアを提供するためのコヒーレンシ機Δある。すなわちシステムレベルでさまざまな周辺v路やマルチコアとのメモリー共~や、サイクルタイムの削などが可Δ砲覆辰討い。例えばL2キャッシュを集積し4コアのマルチコア構成をARMのAMBA 4バスでつなぐことで8コア構成のチップを設することも可Δ。コヒーレンシ機Δ優れているため、チップ屬任離肇薀鵐競ションが可Δ如▲轡好謄爐箸靴討瞭虻]度が高まる。4コアのv路でグラフィックスやビデオ処理を行い、別のコアでセキュリティのアクセラレータ機Δ鮃圓Δ海箸できるようになる。
こういったハイエンド応を狙っているため、使可ΔRAMメモリーを1TBまでアドレスできる40ビットのアドレス空間を内陲乏笋蠹て、データバスと命令バスは128ビットを基本としていると、同社プロセッサ靆腑轡縫▲廛蹈瀬トマネジャーのトラビス・ラニアは述べる。
スケーラブルな長を擇して、仮[化(バーチャライゼイション)マシンもサポートしている。すなわち1チップ屬飽曚覆2つのOSを載せ、その屬念曚覆襯廛蹈札奪気鯑阿すことも可Δ任△。まるで1チップなのに2のコンピュータが走っているように見せかける仮[化\術はハイエンドサーバーだけのものではない。タブレットPCやモバイルコンピュータの世cでさえ、最Zは企業のデータやパソコンとO分のパソコンとを区別する向があるが、この仮[化\術を使えば、企業向けデータを1つのOS屬砲里、個人向けデータを別のOS屬忘椶擦襪海箸でき、企業のセキュリティを守ることができる。
すでに櫂謄サス・インスツルメンツ社、f国サムスン社、フランスSTエリクソンが採をめてシステム設を進めている。
\術的には11月のARM フォーラムでo開するとしているが、世代のCortex-A9と比べで、L2キャッシュを内鼎靴燭海、データバス幅を64ビットから128ビットに変えたこと、1クロック当たりのコーディングξを2命令から3命令できるようにしたこと、スーパースケーラ機Δ亡悗靴討8命令まで同時発行できること、消J電をシステム屬らも下げるためパイプラインの細かいシャットダウン\術を採したこと、などが屬欧蕕譴。
関連@料
1) ARM社の争分析